M5STACK -LOGO

M5STACK M5Core2 V1.1 ESP32 Kit di sviluppu IoT

M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-PRODUCT

Informazione di u produttu

Annu 2020
Versione V0.01

Contornu
M5Core2 1.1 hè una scheda ESP32 basatu annantu à u chip ESP32-D0WDQ6-V3 è presenta una schermu TFT di 2 inch. U bordu hè fattu di PC + ABC.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-1

Composizione Hardware
I cumpunenti hardware di CORE2 includenu

  • Chip ESP32-D0WDQ6-V3
  • Schernu TFT
  • LED verde
  • Pulsante
  • Interfaccia GROVE
  • Interfaccia TypeC-à-USB
  • Chip di gestione di l'energia
  • Batteria

U chip ESP32-D0WDQ6-V3 hè un sistema dual-core cù dui CPU Harvard Architecture Xtensa LX6. Hà memoria integrata, memoria esterna è periferiche situate nantu à u bus di dati è / o u bus d'istruzzioni di sti CPU. A mappa di l'indirizzu di e duie CPU hè simmetrica, eccettu per alcune eccezzioni minori. Più periferiche in u sistema ponu accede à a memoria integrata via DMA.

Screen TFT
A pantalla TFT hè una schermu di culore di 2-inch guidata da ILI9342C cù una risuluzione di 320 x 240. Funziona à un vol.tagA gamma di 2.6 ~ 3.3 V è hà una gamma di temperatura di travagliu di -10 ~ 5 ° C.

Chip di gestione di l'energia
U chip di gestione di l'energia utilizatu hè l'AXP192 di X-Powers. Funziona à un input voltage gamma di 2.9V ~ 6.3V è sustene una corrente di carica di 1.4A.

Descrizzione Funziunale
Stu capitulu descrive i diversi moduli è funzioni di u chip ESP32-D0WDQ6-V3.

CPU è Memoria
U chip ESP32-D0WDQ6-V3 presenta microprocessori Xtensa single-/dual-core 32-bit LX6 cù una velocità massima di 600MIPS. U CPU hà 448 KB ROM, 520 KB SRAM, è un supplementu 16 KB SRAM in RTC. Supporta più chip flash / SRAM attraversu QSPI.

Descrizzione di Storage

  • L'ESP32 supporta multiple flash QSPI esterni è memoria d'accessu aleatoriu staticu (SRAM) cù criptografia AES basata in hardware per u prugramma di l'utilizatori è a prutezzione di dati.
  • L'ESP32 accede à u QSPI Flash è SRAM esterni attraversu a caching. Puderà mapping finu à 16 MB di spaziu di codice Flash esternu in u CPU, supportendu l'accessu à 8-bit, 16-bit, è 32-bit, è l'esecuzione di codice. Puderà ancu mapà finu à 8 MB di Flash esternu è SRAM à u spaziu di dati CPU, supportendu l'accessu à 8-bit, 16-bit è 32-bit. U Flash supporta solu operazioni di lettura, mentre chì a SRAM sustene sia operazioni di lettura sia di scrittura.

PIN DESSCRIPTION

INTERFACCIA USB
M5CAMREA Configurazione Type-C interfaccia USB, supportu u protocolu di cumunicazione standard USB2.0.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-2
INTERFACE GROVE
Pitch dispostu 4p di interfacce M2.0CAMREA GROVE 5mm, cablaggio internu è GND, 5V, GPIO32, GPIO33 cunnessi.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-3

 DESSCRIZIONE FUNZIONALE

Stu capitulu descrive l'ESP32-D0WDQ6-V3 diversi moduli è funzioni.

CPU E MEMORIA
Microprocessori Xtensa single-/dual-core 32-bitLX6, finu à 600 MIPS (200 MIPS per ESP32-S0WD/ESP32-U4WDH, 400 MIPS per ESP32-D2WD)

  • ROM 448 KB
  • 520 KB SRAM
  • 16 KB SRAM in RTC
  • QSPI supporta più chip flash / SRAM

DESSCRIPTION STOCKAGE

Flash esterno è SRAM
L'ESP32 supporta parechje flash QSPI esterni è memoria d'accessu aleatoriu staticu (SRAM), avè una criptografia AES basata in hardware per prutege i prugrammi è e dati di l'utilizatori.

  • L'ESP32 accede à Flash QSPI esternu è SRAM da cache. Finu à 16 MB di spaziu di codice Flash esternu hè mappatu in u CPU, supporta l'accessu à 8-bit, 16-bit è 32-bit, è pò eseguisce codice.
  • Finu à 8 MB di Flash esternu è SRAM mappatu à u spaziu di dati CPU, supportu per l'accessu à 8-bit, 16-bit è 32-bit. Flash supporta solu operazioni di lettura, SRAM supporta operazioni di lettura è scrittura.

CRISTALLU
Oscillatore à cristalli esterni 2 MHz ~ 60 MHz (40 MHz solu per a funziunalità Wi-Fi/BT)

RTC MANAGEMENT E BASSU CONSUMU DI POTENZA
L'ESP32 usa tecniche avanzate di gestione di l'energia pò esse cambiatu trà e diverse modi di risparmiu di energia. (Vede a Table 5).

Modu di risparmiu di energia

  • Modu attivu: u chip RF funziona. Chip pò riceve è trasmette un signalu di sonu.
  • Modu Modem-sleep: CPU pò eseguisce, u clock pò esse cunfiguratu. Wi-Fi/Bluetooth baseband è RF
  • Modu di sonnu di luce: CPU sospesa. Funzionamentu di coprocessore RTC è memoria è periferiche ULP. Ogni avvenimentu di sveglia (MAC, host, timer RTC o interruzzione esterna) svegliarà u chip.
  • Modu deep-sleep: solu a memoria RTC è i periferiche in un statu di travagliu. Dati di cunnessione Wi-Fi è Bluetooth almacenati in u RTC. U coprocessore ULP pò travaglià.
  • Modu Hibernazione: L'oscillatore 8 MHz è un coprocessore ULP integratu sò disattivati. A memoria RTC per restaurà l'alimentazione hè tagliata. Solu un timer di clock RTC situatu nantu à u clock lento è qualchì RTC GPIO à u travagliu. RTC RTC clock or timer pò svegliate da u modu di Hibernazione GPIO.

Modu di sonnu prufondu

  • Modu di sonnu cunnessu: modalità di risparmiu di energia chì cambia trà u modu Active, Modem-sleep, Light-sleep. CPU, Wi-Fi, Bluetooth, è intervallu di tempu predefinitu di radio per esse svegliatu, per assicurà a cunnessione Wi-Fi / Bluetooth.
  • Metodi di monitoraghju di u sensoru Ultra Low-power: u sistema principale hè u modu di sonnu profondu, u coprocessore ULP hè periodicamente apertu o chjusu per misurà i dati di u sensoru. U sensore misura i dati, u coprocessore ULP decide s'ellu si sveglia u sistema principale.

Funzioni in diverse modi di cunsumu di energia: TABELLA 5

M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-9

Qualchese Cambiamenti o mudificazioni chì ùn sò micca appruvati espressamente da a parte rispunsevuli di u cumplimentu puderanu annullà l'autorità di l'utilizatore per operà l'equipaggiu. Stu dispusitivu hè conforme à a parte 15 di e regule FCC. U funziunamentu hè sottumessu à e duie cundizioni seguenti

  1. Stu dispusitivu ùn pò causari interferenza dannusu, è
  2.  Stu dispusitivu deve accettà ogni interferenza ricevuta, cumpresi l'interferenza chì pò causà operazione indesiderata.

Nota

  • Stu equipamentu hè statu pruvatu è truvatu cum'è i limiti per un dispositivu digitale di Classe B, in cunfurmità cù a parte 15 di e Regule FCC. Questi limiti sò pensati per furnisce una prutezzione raghjone contr'à l'interferenza dannosa in una stallazione residenziale.
  • Stu equipamentu genera, usa è pò irradià energia di freccia radio è, s'ellu ùn hè micca stallatu è utilizatu in cunfurmità cù l'istruzzioni, pò causà interferenza dannosa à e cumunicazioni radio. Tuttavia, ùn ci hè micca guarantisci chì l'interferenza ùn accade micca in una stallazione particulare.
  • Se stu equipamentu provoca interferenza dannosa à a ricezione di a radio o di a televisione, chì pò esse determinata spegnendu è accendendu l'equipaggiu, l'utilizatore hè incuraghjitu à pruvà à curregà l'interferenza cù una o più di e seguenti misure.
    • Riorientate o rilocate l'antenna di ricezione.
    • Aumente a separazione trà l'equipaggiu è u ricevitore.
    • Cunnette l'equipaggiu in una presa in un circuitu diversu da quellu à quale hè cunnessu u ricevitore.
    • Cunsultate u rivenditore o un tecnicu espertu di radio/TV per aiutu.
  • Stu equipamentu hè conforme à i limiti di l'esposizione à a radiazione FCC stabiliti per un ambiente senza cuntrollu. Stu equipamentu deve esse stallatu è operatu cù una distanza minima di 20cm trà u radiatore è u vostru corpu.

Configurate WIFI
UIFlow furnisce sia offl.ine sia web veru di u prugrammatore. Quandu si usa u web versione, avemu bisognu di cunfigurà una cunnessione WiFi per u dispusitivu. I seguenti descrizanu duie manere di cunfigurà a cunnessione \Vlfi per u dispusitivu (configurazione Bum è cunfigurazione AP hotspot).

Burn configuration WiFi{consigliate)
IOU!Flow-1.5.4 è e versioni sopra ponu scrive WiFi inlormat1on direttamente attraversu M5Burner.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-4

Configurazione hotspot AP WiFi

  1. Press è dite u buttone di putenza à a manca per accende a macchina. Se W1FI ùn hè micca cunfiguratu, u sistema entrerà automaticamente in u modu di cunfigurazione di a rete quandu hè attivatu per a prima volta. Eppo supponi chì vulete rientra in u modu di cunfigurazione di a rete dopu l'esecuzione di altri prugrammi. pudete riferite à l'operazione sottu. Alterendu u Logo UIFlow appare à l'iniziu, cliccate rapidamente u buttone Home (u centru MS) per entre in a pagina di cunfigurazione. Pulsà u buttone à u latu drittu di u fuselagiu per cambià l'opzione à Setting, è appughjà u buttone Home per cunfirmà. Pulsà u buttone dritta per cambià l'opzione à l'Impostazione WIFI, appughjà u buttone Home per cunfirmà, è inizià a cunfigurazione. M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-5
  2. Dopu avè cunnessu cù successu à u hotspot cù u vostru telefonu mot>tle, apre u navigatore di u telefuninu per scansà u codice QR nantu à u screnu o accede direttamente à 192.188.4.1. entre in a pagina per compie a vostra infurmazione persunale WIFI. è ciick Configure per arregistrà a vostra infurmazione WiFi. U dispusitivu wm riavvia automaticamente dopu a cunfigurazione cù successu è entra in u modu di prugrammazione.

Nota: I caratteri speciali cum'è "spaziu" ùn sò micca permessi in u W,Fi 1rtformat10n cunfiguratu.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-6

Descrizzione di a funzione BLEUART 
Stabbilisce a cunnessione Bluetooth è attivà u serviziu di passthrough Bluetooth.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-7

Istruzzioni
Cunnessione gastrough Bluetooth è LED di cuntrollu scad co / offM5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-8

Documenti / Risorse

M5STACK M5Core2 V1.1 ESP32 Kit di sviluppu IoT [pdfManuale di u pruprietariu
M5CORE2V11, 2AN3WM5CORE2V11, M5Core2 V1.1 ESP32 Kit di sviluppu IoT, M5Core2 V1.1, ESP32 Kit di sviluppu IoT, Kit di sviluppu IoT

Referenze

Lascia un cumentu

U vostru indirizzu email ùn serà micca publicatu. I campi obbligatori sò marcati *